|
|
Super VOX首先会对所输入的数字讯号进行“最终”256倍升频处理(即256 * “基础”采样频率,具体数值取决于输入信号是44.1 kHz还是48 kHz)。请注意“最终”和“基础”这两个词,举个例子来说,如果所输入的44.1/48 kHz数字讯号之前没有升频过,那么这讯号将被升频256倍。如果所输入的数字讯号之前已做过升频处理,例如“基础”采样频率48 kHz被Super HUB升频16倍变为768 kHz,那么Super VOX“最终”只会再升频16倍,以达到256(16 * 16 = 256)倍升频的效果。接着Super VOX会通过内置的AMD 7系列Artix FPGA芯片将所输入的数字讯号转化为5Bit/11.28MHz DSD 讯号,然后用自家所写的FPGA程序进行D/A转换。作为参考,dCS的Ring DAC的做法是选择5bit/2.822MHz这个规格,认为在这个取样率上声音的时间间隔够小,波形可以达到非常接近模拟信号,就算处于低电平微弱音乐信号下,依然拥有超凡线性表现与瞬变速度......而现在Super VOX在D/A转换前讯号的量化精度和采样频率比dCS还高。 |